首页> 外文OA文献 >An area-efficient 2-D convolution implementation on FPGA for space applications
【2h】

An area-efficient 2-D convolution implementation on FPGA for space applications

机译:在FPGA上用于空间应用的面积有效的二维卷积实现

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

The 2-D Convolution is an algorithm widely used in image and video processing. Although its computation is simple, its implementation requires a high computational power and an intensive use of memory. Field Programmable Gate Arrays (FPGA) architectures were proposed to accelerate calculations of 2-D Convolution and the use of buffers implemented on FPGAs are used to avoid direct memory access. In this paper we present an implementation of the 2-D Convolution algorithm on a FPGA architecture designed to support this operation in space applications. This proposed solution dramatically decreases the area needed keeping good performance, making it appropriate for embedded systems in critical space applications
机译:2-D卷积是一种广泛用于图像和视频处理的算法。尽管其计算很简单,但是其实现却需要很高的计算能力并需要大量使用内存。提出了现场可编程门阵列(FPGA)架构来加速2D卷积的计算,并使用在FPGA上实现的缓冲区来避免直接访问存储器。在本文中,我们介绍了一种在FPGA体系结构上实现2-D卷积算法的实现,该体系结构旨在支持空间应用中的这种操作。提议的解决方案大大减少了保持良好性能所需的面积,使其适合于关键空间应用中的嵌入式系统

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号